# Lab 3: Combinational Logic Design with Decoders and Multiplexers

## **Objectives**

- To design a combinational circuit and implement it with decoders.
- To design a combinational circuit and implement it with multiplexers.

### **Apparatus**

7404 HEX inverter7430 8 input NAND gate (x2)74151 8x1 multiplexer74154 4-to-16 line decoder

#### **PreLab Questions:**

Q1. Design a parity generator by using a 74151 multiplexer. Parity (P) is an extra bit that is added to ensure that the number of bits with the value <u>one</u> in a set of bits is <u>even</u> or <u>odd</u>. For odd parity, the parity bit is set if number of ones in the code is even, otherwise it set to 0. Fill the parity bit (P) column in Table 1 for a 4-bit code (A, B, C, D). Assume odd parity method as it is explained before.

Table 1

|   | Inp | uts | Parity Bit |   |
|---|-----|-----|------------|---|
| Α | В   | O   | D          | Р |
| 0 | 0   | 0   | 0          |   |
| 0 | 0   | 0   | 1          |   |
| 0 | 0   | 1   | 0          |   |
| 0 | 0   | 1   | 1          |   |
| 0 | 1   | 0   | 0          |   |
| 0 | 1   | 0   | 1          |   |
| 0 | 1   | 1   | 0          |   |
| 0 | 1   | 1   | 1          |   |
| 1 | 0   | 0   | 0          |   |
| 1 | 0   | 0   | 1          |   |
| 1 | 0   | 1   | 0          |   |
| 1 | 0   | 1   | 1          |   |
| 1 | 1   | 0   | 0          |   |
| 1 | 1   | 0   | 1          |   |
| 1 | 1   | 1   | 0          |   |
| 1 | 1   | 1   | 1          |   |

Q2. Design the parity bit generator circuit defined in Q1. The circuit has four inputs (A, B, C, D) and one output (P). Use one 4 line-to-1 line multiplexer and external gates (if required) in the design.

**Hint:** If you choose A and B as selection bits, then inputs of the multiplexer will be a function of C and D.

- Q3. Design a combinational logic circuit by using one 74154 decoder and only NAND gates. The circuit has 2-bit inputs, A and B, and two outputs Z1 and Z2. The circuit operates as follows:
  - If A+B is EVEN, Z<sub>1</sub>Z<sub>2</sub>=01
  - If A+B is ODD, Z1Z2=10

- Q4. Design the logic circuit defined in Q3 by using 3-to-8 line decoders and external logic gates.
- Q5. Test all the designs in Q1, Q2, Q3 and Q4 with the digital circuit simulator Proteus ISIS before lab session, and send the files to your lab assistant.

## **IC Description:**

74151 is a 8 line-to-1 line multiplexer. It has the schematic representation shown in Fig 1. Selection lines A, B and C select the particular input and this input is directed to the output. Strobe S acts as an enable signal. If S = 1, the 74151 is disabled and output Y = 0. If S = 0 then the 74151 is enabled and it functions as a multiplexer. Table 2 shows the multiplex function of 74151 in terms of select lines.



|   |        |       | able 2 |         |    |  |  |  |
|---|--------|-------|--------|---------|----|--|--|--|
|   | I      | nputs |        | Outputs |    |  |  |  |
|   | Select |       | Strobe | v       | w  |  |  |  |
| С | В      | Α     | S      | '       | •• |  |  |  |
| Χ | X      | X     | Н      | L       | Н  |  |  |  |
| L | L      | L     | L      | D0      | D0 |  |  |  |
| L | L      | Н     | L      | D1      | D1 |  |  |  |
| L | Н      | L     | L      | D2      | D2 |  |  |  |
| L | Н      | Н     | L      | D3      | D3 |  |  |  |
| Н | L      | L     | L      | D4      | D4 |  |  |  |
| Н | L      | Н     | L      | D5      | D5 |  |  |  |
| Н | Н      | L     | L      | D6      | D6 |  |  |  |
| Н | Н      | Н     | L      | D7      | D7 |  |  |  |

H = High Level, L = Low Level, X = Don't Care

D0, D1 ... D7 = the level of the respective D input

Figure 1

74154 is a 4 line-to-16 line decoder. Fig.2 shows the pin-out for the 74154. This IC decodes four binary-coded inputs into one of sixteen mutually exclusive outputs when both the strobe inputs, G1 and G2, are low. The function table of IC 74154 is given Table 3.



Figure 2

Table 3

|    |    | Inpu | ts |   |   |   |   |   |   |   |   |   | C | utpu | ts |    |    |    |    |    |    |
|----|----|------|----|---|---|---|---|---|---|---|---|---|---|------|----|----|----|----|----|----|----|
| G1 | G2 | D    | С  | В | Α | 0 | 1 | 2 | 3 | 4 | 5 | 6 | 7 | 8    | 9  | 10 | 11 | 12 | 13 | 14 | 15 |
| L  | L  | L    | L  | L | L | L | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | L  | L | Н | Н | L | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | L  | Н | L | Н | Н | L | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | L  | Н | Н | Н | Н | Н | L | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | Н  | L | L | Н | Н | Н | Н | L | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | Н  | L | Н | Н | Н | Н | Н | Н | L | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | Н  | Н | L | Н | Н | Н | Н | Н | Н | L | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | L    | Н  | Н | Н | Н | Н | Н | Н | Н | Н | Н | L | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | Н    | L  | L | L | Н | Н | Н | Н | Н | Н | Н | Н | L    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | Н    | L  | L | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н    | L  | Н  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | Н    | L  | Н | L | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | L  | Н  | Н  | Н  | Н  | Н  |
| L  | L  | Н    | L  | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | L  | Н  | Н  | Н  | Н  |
| L  | L  | Н    | Н  | L | L | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | L  | Н  | Н  | Н  |
| L  | L  | Н    | Н  | L | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | L  | Н  | Н  |
| L  | L  | Н    | Н  | Н | L | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | L  | Н  |
| L  | L  | Н    | Н  | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | L  |
| L  | Н  | X    | X  | X | X | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| Н  | L  | X    | X  | X | X | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |
| Н  | Н  | X    | X  | X | X | Н | Н | Н | Н | Н | Н | Н | Н | Н    | Н  | Н  | Н  | Н  | Н  | Н  | Н  |

H = High Level, L = Low Level, X = Don't Care

## Procedure:

- 1. Connect the parity generator circuit that you designed in the prelab Q1 and verify the operation of the circuit. Connect an LED to the multiplexer output to observe the state of the parity bit for all possible input combinations..
- 2. Connect the logic circuit that you designed in the prelab Q3 and test the circuit by applying all possible input combinations.